Zeichenblatt-1
Dynamischer Verbinder.56
Rechteck
FPGA
FPGA
Rechteck.2
Maxim Octal E1 Framer
MaximOctalE1 Framer
Doppelpfeil 60°-Spitze
TCLKA-D, FCLKA
TCLKA-D, FCLKA
Doppelpfeil 60°-Spitze.4
GbE, Port 0
GbE, Port 0
Doppelpfeil 60°-Spitze.5
GbE, Port 1
GbE, Port 1
Doppelpfeil 60°-Spitze.6
GbE/SRIO/PCIe, Port 4
GbE/SRIO/PCIe, Port 4
Doppelpfeil 60°-Spitze.7
GbE/SRIO/PCIe, Port 8
GbE/SRIO/PCIe, Port 8
Rechteck.8
Atmel
Atmel
Doppelpfeil 60°-Spitze.9
IPMI
IPMI
Rechteck.10
Backplane Connector
Backplane Connector
Pfeil 60°-Spitze
Rechteck.12
Tabelle.13
SPI
SPI
Doppelpfeil 60°-Spitze.16
Pfeil 60°-Spitze.17
Rechteck.18
Tabelle.19
I2C
I2C
Rechteck.15
Temp. Sensor
Temp. Sensor
Rechteck.14
Temp. Sensor
Temp. Sensor
Rechteck.21
PLL Zarlink ZL30100
PLLZarlinkZL30100
Pfeil 60°-Spitze.22
Pfeil 60°-Spitze.23
Tabelle.24
Reference clock signals
Reference clock signals
Rechteck.25
External Memory (QDR2RAM)
External Memory(QDR2RAM)
Pfeil 60°-Spitze.26
Rechteck.27
Pfeil 60°-Spitze.28
Pfeil 60°-Spitze.29
Tabelle.30
Data (Read)
Data(Read)
Tabelle.31
Data (Write)
Data(Write)
Doppelpfeil 60°-Spitze.20
Local TDM Bus
Local TDM Bus
Doppelpfeil 60°-Spitze.32
Local Bus
Local Bus
Rechteck.33
E1/T1 1/2
E1/T1 1/2
Rechteck.34
E1/T1 3/4
E1/T1 3/4
Rechteck.35
E1/T1 5/6
E1/T1 5/6
Rechteck.36
E1/T1 7/8
E1/T1 7/8
Rechteck.37
Rechteck.38
Rechteck.39
Rechteck.40
Rechteck.41
Rechteck.42
Rechteck.43
Rechteck.44
Dynamischer Verbinder
Dynamischer Verbinder.46
Dynamischer Verbinder.47
Dynamischer Verbinder.48
Dynamischer Verbinder.49
Dynamischer Verbinder.51
Dynamischer Verbinder.52
Dynamischer Verbinder.53
Rechteck.54
Tabelle.55
Assembly Option
Assembly Option
Dynamischer Verbinder.50
Tabelle.57
Face Plate
FacePlate
Pfeil 60°-Spitze.58
Tabelle.59
Address
Address
Rechteck.60
Rechteck.61
Rechteck.62
Rechteck.63
Rechteck.64
Rechteck.65
125MHz
125MHz
Pfeil 60°-Spitze.66